Difference between revisions of "Cpu Circuit MDEC"
From PSXDEV
(→Логическая схема) |
|||
Line 22: | Line 22: | ||
[[Файл:Circuit002 logic.png|1000px]] | [[Файл:Circuit002 logic.png|1000px]] | ||
− | Тут находится очень большая паутина из FULL ADDER, HALF ADDER, D FLIP FLOP и PIPELINE. Возможно сложение или умножение матриц или векторов. | + | Тут находится очень большая паутина из FULL ADDER, HALF ADDER, D FLIP FLOP и PIPELINE. Возможно сложение или умножение матриц или векторов. Возможно это MDEC декомпрессия. |
Revision as of 15:25, 14 December 2013
Локатор
Топология
Все связанные между собой элементы тут
Второй уровень DFF'ok которые приходят на управляющие пайплайны. Ими управляет свой собственный тактовый сигнал.
Есть еще гроздь DFF'ок, нанизанные на свой собственный тактовый сигнал. Являются ли они частью общей схемы или просто так рядом проходили пока неизвестно.
Логическая схема
Тут находится очень большая паутина из FULL ADDER, HALF ADDER, D FLIP FLOP и PIPELINE. Возможно сложение или умножение матриц или векторов. Возможно это MDEC декомпрессия.